三次元アレイ装置

開放特許情報番号
L2024001700
開放特許情報登録日
2024/8/14
最新更新日
2024/8/14

基本情報

出願番号 特願2022-514426
出願日 2021/3/30
出願人 国立研究開発法人科学技術振興機構
公開番号 WO2021/205941
公開日 2021/10/14
発明の名称 三次元アレイ装置
技術分野 電気・電子
機能 機械・部品の製造
適用製品 メモリセルアレイ回路を積層した三次元アレイ装置
目的 低レイテンシで低エネルギー損失のニューラルネットワークを実現する三次元アレイ装置を提供する。
効果 従来技術に比べて、配線長に起因する信号遅延や消費電力の増加を抑制することができ、低レイテンシで低エネルギー損失なニューラルネットワークを実現する三次元アレイ装置を提供することができる。
技術概要
高さ方向に複数の層を有する三次元アレイ装置であって、
第1の層に位置する第1の二次元アレイ回路と、
前記第1の層に隣接する第2の層に位置し、前記第1の二次元アレイ回路と平面視において重畳する第2の二次元アレイ回路と、
を備え、
前記第1の二次元アレイ回路及び前記第2の二次元アレイ回路は、それぞれ、第1配線群、前記第1配線群に信号を入力する入力部、前記第1配線群と交差する第2配線群、及び、前記第2配線群から信号を出力する出力部を有し、
前記第1の二次元アレイ回路における前記出力部は、前記第2の二次元アレイ回路における前記入力部と平面視において重畳するとともに信号受け渡し可能に接続される、三次元アレイ装置。
実施実績 【無】   
許諾実績 【無】   
特許権譲渡 【否】
特許権実施許諾 【可】

アピール情報

アピール内容 関連する技術資料は以下のURLにおいて掲載しています。
https://www.jst.go.jp/chizai/news/oshigijutsu60.html

登録者情報

その他の情報

関連特許
国内 【無】
国外 【無】   
Copyright © 2024 INPIT