積分回路、電圧比較回路および電圧時間変換回路
- 開放特許情報番号
- L2021001868
- 開放特許情報登録日
- 2021/12/22
- 最新更新日
- 2022/7/29
基本情報
出願番号 | 特願2015-159016 |
---|---|
出願日 | 2015/8/11 |
出願人 | 学校法人大阪産業大学 |
公開番号 | |
公開日 | 2017/2/16 |
登録番号 | |
特許権者 | 学校法人大阪産業大学 |
発明の名称 | 積分回路、電圧比較回路および電圧時間変換回路 |
技術分野 | 電気・電子 |
機能 | 制御・ソフトウェア、検査・検出 |
適用製品 | 電圧比較回路および電圧時間変換回路 |
目的 | 回路構成の複雑化および素子数の増加を抑制しつつ増幅器のオフセット電圧の影響を低減することが可能な増幅回路、積分回路、電圧比較回路および電圧時間変換回路を提供する。 |
効果 | 初段回路のV/I変換回路の出力換算オフセットと後段の電圧比較器のオフセットを同時に補正する |
技術概要 |
増幅器AM1の出力端子O1と増幅器AM2の反転入力端子I3との間にはキャパシタC1が接続される。増幅器AM2の反転入力端子I3と出力端子O2との間にはスイッチSWが接続される。増幅器AM2の非反転入力端子I4には入力電圧Vin3が与えられる。第1の期間には、スイッチS2,S3を通して増幅器AM1の非反転入力端子I1および反転入力端子I2に共通電圧Vcomが与えられ、スイッチSWがオンする。第2の期間には、スイッチS1,S4を通して増幅器AM1の非反転入力端子I1および反転入力端子I2にそれぞれ入力電圧Vin1,Vin2が与えられ、スイッチSWがオフする。 |
実施実績 | 【無】 |
許諾実績 | 【無】 |
特許権譲渡 | 【可】 |
特許権実施許諾 | 【可】 |
登録者情報
登録者名称 | |
---|---|
その他の情報
関連特許 |
|
---|